Главная страница Случайная лекция
Мы поможем в написании ваших работ! Порталы: БиологияВойнаГеографияИнформатикаИскусствоИсторияКультураЛингвистикаМатематикаМедицинаОхрана трудаПолитикаПравоПсихологияРелигияТехникаФизикаФилософияЭкономика
Мы поможем в написании ваших работ! |
Проектирование и исследование дешифраторовЦель работы: изучение принципов проектирования дешифраторов в заданном базисе логических элементов, а также исследование функционирования спроектированных дешифраторов и интегральных схем дешифраторов.
1. Теоретические основы лабораторной работы Дешифратором (декодером) называется цифровое устройство комбинационного типа, осуществляющее преобразование n-разрядного двоичного кода в m-разрядный унитарный код.
Примеры записи унитарного кода для m=8: прямого – 0001 0000, 0100 0000, ... обратного – 1101 1111, 0111 1111, ... Схема дешифратора имеет n входов, на которые поступают соответствующие разряды двоичного кода хn, xn-1, …, x2, x1 и m выходов, на которых формируются разряды унитарного кода уm-1, ..., у1, у0. При этом дешифратор реализует m функций вида:
Функции (1) соответствуют преобразованию двоичного кода в прямой унитарный код и могут быть записаны в виде:
(2)
Такой системе уравнений соответствует таблица истинности (табл.1).
Дешифраторы входят в состав практически всех серий цифровых ИС и отличаются: - числом выходов (полные и неполные дешифраторы); - видом преобразования - в прямой (прямые выходы) или обратный (инверсные выходы) унитарный код; - наличием или отсутствием стробирующего (управляющего) входа. Сигнал на этом входе разрешает или запрещает выполнение микросхемой операции дешифрирования; - быстродействием, которое характеризуется средним временем задержки распространения сигнала от входа до выхода tзд.р.ср; - энергопотреблением; т.е. мощностью, потребляемой от источника питания. Например, ИС сдвоенного дешифратора К 530 ИД-14 (рис.1, а) (в одном корпусе два автономных дешифратора «2-4», выходы инверсные) имеет по одному стробирующему входу При объединении (каскадировании) информационных и стробирующих входов, как это показано на рис.1, б, получают дешифратор 3-х разрядного двоичного кода. Входные сигналы дешифрируются первым дешифратором (при V1=0 и V2=1, т.е. при х3=0, или вторым (при V1=1 и V2=0, т.е. при х3=1) дешифратором.
Дата добавления: 2015-07-26; просмотров: 266; Нарушение авторских прав
Мы поможем в написании ваших работ! |